高级拓扑结构系统级测试及PCB配置说明

高级拓扑结构系统级测试及PCB配置说明,第1张

高级拓扑结构系统级测试PCB配置说明


  JTAG/ 边界扫描测试和ISP(在系统编程)是系统的核心部分,现在被认为是用于检查在生产和原型开发调试中线路板(PCBs)和系统是否出现装配故障以及在发布设备中是否出现现场服务故障的主要手段。
  边界扫描测试依赖于内置的测试电路以及现代的高度集成的电子设备(与IEEE 标准1149.1 兼容),边界扫描测试需要由四个或五个数字接口组成的最小测试接口。这与传统钉板测试系统的巨大形成了鲜明的对比,钉板测试系统需要数百个甚至上千个测试探针连接。因此,边界扫描测试器将会降低到串行协议接口单元的大小,该单元可由PCI、PXI 或是紧凑型工作台(USB/ 以太网)控制单元提供。将电源简单地添加到系统中就可以将自治PCB 测试器投入工作。此外,利用ScanBridge TAP 多路复用器对产品进行细致的设计,就可以用单个控制器访问系统中的一系列PCB,这样就构建了系统/LRI(线路可替换品)测试器。
  空中雷达充分利用了ScanBridge 设备,将系统划分为逻辑可访问模块。将模拟测量仪器和测试信号多路复用器等更多周边接口硬件加入系统之后,系统就从基于“结构化”边界扫描的测试器升级成功能齐全的集成测试功能的混和信号测试系统。

欢迎分享,转载请注明来源:内存溢出

原文地址:https://54852.com/dianzi/2492005.html

(0)
打赏 微信扫一扫微信扫一扫 支付宝扫一扫支付宝扫一扫
上一篇 2022-08-04
下一篇2022-08-04

发表评论

登录后才能评论

评论列表(0条)

    保存