
第二,将你的 VHDL文件加入工程中去。
第三,添加约束文件。
第四,编译。
第五,将编译文件通过JTAG接口下载到FPGA中。
如果一切OK,那到此为止。
如果ADC数据不正确。则:
第六,代码里面增加信号分析文件。
第七,重新编译加载。
第八,通过厂家分析工具,查看各信号是否正确。
如果找到问题,则OK。
如果没有找到问题,则抓取更多信号,重复第六,第七,第八,直到问题解决
先准备下载线和FPGA测试板。
打开QuartusII软件。
按下右上角红箭头指向的按钮,显示下面界面。
把下载线插入电脑USB接口,按下左上角Hardware Setup...按钮,显示下面界面。
这时通过按下拉按钮来选择USB-Blaster[USB-0],再按下右边的ADD Hardware..来添加下载驱动,添加完下面白框里就有USB-Blaster项显示。
按下上面的Mode下拉按钮选择Active Serial Programming,再按下左边的ADD File..按钮,显示下面界面。
选择要下载的pof后缀文件,按下右下角的打开按钮,下载文件被打开,显示界面如下,在Progrom/Configure下面打上勾。
8
把下载线的另一头接到FPGA测试板十芯下载插座上并通电。
9
按下左边的Start按钮就开始下载了,等到右上角Progress显示百分之百就算下载完成了。
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)