verilog小程序求救

verilog小程序求救,第1张

always@(posedge clk)

begin

singnal =>..

end

在时序逻辑的赋值里面必须用阻塞赋值

而且一个always块 *** 作一个被赋值信号!

修改前:

always@(posedge clk)

begin

if(aaa==0)

begin

aaa=1

show=0

end

else

begin

show=show+1

end

end

修改后:

//for reg aaa

always@(posedge clk)

begin

if(aaa==0)

aaa《=1

end

//for reg show

always@(posedge clk) begin

if(aaa==0)

show =>1'b0

else

begin

show=>show+1

end

end

请分清楚是同步reset还是异步reset

always@(posedge rst)

begin

aaa=0

end

你这种写法会使编译器发疯的

想一想:如果posedge rst &&aaa==0

然后aaa的值是多少???

所以你应该这么写

1.根据一个always块 *** 作一个被赋值信号

always@(posedge clk or posedge rst)

if(rst)

aaa =>1'b0

else

if (..)

...

else

...

end

最后一点,请把名字起得好一点 通俗一点

别起什么aaa的破名字!!

dsp芯片出厂后处理程序能再更改。DSP(digitalsingnalprocessor)是一种独特的微处理器,是以数字信号来处理大量信息的器件。其工作原理是接收模拟信号,转换为0或1的数字信号,再对数字信号进行修改、删除、强化,并在其他系统芯片中把数字数据解译回模拟数据或实际环境格式。它不仅具有可编程性,而且其实时运行速度可达每秒数以千万条复杂指令程序,远远超过通用的微处理器,是数字化电子世界中日益重要的电脑芯片。

DSP主要用来计算,计算功能很强悍,一般嵌入式芯片用来控制,而DSP用来计算,譬如一般手机有一个ARM芯片,主要用来跑界面,应用程序,DSP可能有两个,adsp,mdsp,或一个,主要是加密解密,调制解调等。

ARM是一种嵌入式芯片,比单片机功能强,可以针对需要增加外设。类似于通用cpu,但是不包括桌面计算机。

SOC就是单片系统,主要是器件太多设计复杂,成本高,可靠性差等缺点,所以单片系统是一个发展趋势。

FPGA和CPLD都是可编程逻辑器件,都可以用VHDL或verilog HDL来编程,一般CPLD使用乘积项技术,粒度粗些FPGA使用查找表技术,粒度细些,适用触发器较多的逻辑。其实多数时候都忽略它们的差异,一般在设计ASIC芯片时要用FPGA验证,然后再把VHDL等程序映射为固定的版图,制作ASIC芯片,在设计VHDL程序时,有可能要使用C仿真。


欢迎分享,转载请注明来源:内存溢出

原文地址:https://54852.com/yw/8087965.html

(0)
打赏 微信扫一扫微信扫一扫 支付宝扫一扫支付宝扫一扫
上一篇 2023-04-13
下一篇2023-04-13

发表评论

登录后才能评论

评论列表(0条)

    保存