
可以利用反馈清0法。
74160与74LS160的功能完全相同,都是十进制计数器。组成24进制计数器,利用反馈清0法,计数到24时,产生一个复位信号,使两个计数同时回0,实现改制,最大数是23。虽然利用24产生复位信号,但是并看不到24,具体设计如下:
具体的作用:
74LS160芯片同步十进制计数器(直接清零)作用:
1、用于快速计数的内部超前进位;
2、用于n位级联的进位输出;
3、同步可编程序;
4、有置数控制线;
5、二极管箝位输入;
6、直接清零;
7、同步计数;
74ls160中的ls代表为低功耗肖特基型芯片,74160为标准型芯片,结构功能一样。
74LS160、161、162、163是同步计数器,为了能够级联多位同步计数,芯片电路复杂,功耗大,成本高,单一芯片的位数低,不适合分频用。工科学生毕业是要设计电路的,要培养学生的综合思考能力,如果是老师出的题目就是老师的错。分频用串行计数器,如CD4060。74LS芯片。74ls1600是电平系列的典型传输延迟ns芯片。而74LS芯片的系列与传输延迟是一样的,所以该芯片是可以用74LS芯片代替的。并且该芯片凭借其优秀的质量受到很多用户的喜欢。74LS160是执行TTL电平规范的器件,所以用74HC160、74AHC160等CMOS电平规范的器件来替代不好,兼容性会有问题,应该用74SLS160、74HCT160、74AHCT160、74ACT160等TTL电平器件,或者用54LS160、54HCT160等工作温度范围更宽的TTL电平器件来替代。74hc160当然可以用作分频。74161是二进制计数器,输出用作分频时,Qa,Qb,Qc,Qd,分别为2分频,4分频,8分频,16分频。74160是十进制计数器。输出用作分频时,Qa,Qb,Qc,Qd,分别为2分频,4分频,10分频,10分频。人有十个手指,社会上通用的是十进制,所以就需要十进制芯片,所以必须得有类似于74160的十进制芯片。用两片74LS160芯片设计一个同步六十进制计数器可使用同步级联、异步清零方式实现。其中个位计数为十进制形式。个位与十位计数器之间采用同步及连方式,个位计数器的进位信号连接到十位计数器的使能端EP,或ET,或EP、ET的并联,完成个位对十位计数器的进位控制。十位计数器计数到6时,Q1=Q2=1,用个2与非门连接,以产生清0信号,并连接两个计数器的清0端。
数据位(D0~D3)全部挂低电平,其余计数器的输入端,挂高电平。计数器容量为10×10=100。2个数器同时连接到同一个计数脉冲CP,以低位计数器进位脉冲CO作高位计数器的工作状态控制脉冲EP、ET。经与非门输出空置数端,接成六进制计数形式。当计数器状态为59时,重新置数,并输出一进位到达六十进制。
扩展资料:
在同步清零的计数器电路中,RD‘ 出现低电平后要等下一个CLK信号到达时才能将触发器清零。而在异步清零的计数器电路中,只要RD’ 出现低电平,触发器立即被置零,不受CLK的控制。
计数器主要由触发器构成,按触发器的翻转的次序来分类。在同步计数器中,当计数脉冲输入时所有触发器是同时翻转的。
“同步”输入信号和时钟信号有关,实际上输入信号和时钟信号进行了与运算或者与非运算,输入信号和时钟信号的运算结果是有效的器件的状态才会改变。
同步信号可以过滤掉不正确状态跳变对逻辑的影响,但是需要保证有效输入信号在时钟信号跳变钱完成跳变,否则输入信号就是无效的。
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)