
实橘纤悔现竖团的原理是将输入的高圆正频时钟clk做2500000分频,分成肉眼能识别的频率,然后驱动四个LED灯依次闪灯。
代码输入输出好几个管脚都么有使用,建议去掉。有其他问题随时提问,欢迎采纳。
可以看桐悄看verilog语法书,具体代码如下:always @ (posedge clk)
begin
if(SW)//SW是一个开关,分配一个开关引脚
light<=1//输出高电平,灯点亮
else
light<=0输出低电平,灯灭
end
这是一个非常简单的程序,如果你看过一边语法书后咐橡这样的都不会写,那你可局简渣以不要做fpga了。
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)