求FPGA高速AD采集程序,不需AD采样电路,只要将采集到的数字信号做处理的FPGA程序?仓央嘉措问佛•2023-5-20•软件运维•阅读25如果是调用IP core,到简单了,你在顶层文件里例化三个ipcore,然后用wire变量连接起来,就OK,按顺序连哦。。。因为你没有说清楚DSP流程,我也不知道你要做哪些算法。。。:1.FPGA的CLK是100MHz。读取一次ADC并写入RAM的周期是100ns,即采样率是10MSPs。理论上最高能采5Mhz的正弦波。 2.你用的RAM是否是FPGA的静态RAM。如果是FPGA的专用RAM资源,其访问速度还是很快的。100MHz完全没有问题,你也可以给你的设计加时钟欢迎分享,转载请注明来源:内存溢出原文地址:https://54852.com/yw/12087177.html你的如果程序你在高能赞 (0)打赏 微信扫一扫 支付宝扫一扫 仓央嘉措问佛一级用户组00 生成海报 制作小程序上一篇 2023-05-20keildebug单步和多步执行时间不一样 下一篇2023-05-20 发表评论 请登录后评论... 登录后才能评论 提交评论列表(0条)
评论列表(0条)