
write_to_eeprm 写入子程序,
shift_in 是写入时SDA总线控制, 并把写入并行数据转为串行.它是支持write_to_eeprm写入子程序的
read_from_eeprm 读出子程序
shift_out是读出时SDA总线控制, 并把读出串行数据转为并行.它是支持read_from_eeprm 读出子程序的
方法如下:verilog中数据的写入分为三步:
1、 $fopen()打开文件。
2.、$fwrite()写入相应data 。
3.、$fclose()关闭文件。
Verilog可以从五个层次对电路(系统)进行描述,包括:系统级、算法级、寄存器传输级(即RTL级)、门级、开关级。我们平时用的最多的为RTL级,故Verilog代码也经常被称为RTL代码。
首先输入不用设高阻 然后一般都是DSP主动 *** 作,FPGA没法主动往DSP里送数据,就算你送到总线上了,DSP也不知道要去读,所以还是要例化一个RAM,单双口皆可,把数据存里面等 DSP 主动来读的欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)