-
Altera以太网路IP核心 降低FPGA设计难度
Altera推出40Gbits以太网路(40GbE)和100Gbits以太网路(100GbE)矽智财(IP)核心产品。这些核心能高效率的建构需大传输量标准以太网路连接的系统,包括晶片至光模组、晶片
-
龙芯处理器IP核的FPGA验证平台设计
本文利用Altera公司的FPGA开发工具对皋于国产龙芯I号处理器IP核的SoC芯片进行ASIC流片前的系统验证,全实时方式运行协同设计所产生的硬件代码和软件代码,构建一个可独立运行、可现场监测的验证
-
Leon2处理器IP核技术
Leon2是GaislerResearch公司于2003年研制完成的一款32位、符合IEEE-1754(SPARCVS)结构的处理器IP核。它的前身是欧空局研制的Leon以及ERC32。Leon2的目
-
基于FPGA技术实现图像增强数据的仿真实验分析
1、图像增强IP简介Xilinx的Vivado中集成的图像增强(Image Enhancement)IP可以有效降低图像噪声并增强图像边缘。该IP使用了2D滤波方式,可以在达到更好的图像噪声抑制同时,
-
使用Altera CycloneIIEP2C35评估板实现UPFC控制器IP核的设计
引言统一潮流控制器(Unified Power Flow Con-troller,简称UPFC)是一种可以较大范围地控制电流使之按指定路经流动的设备,它可在保证输电线输送容量接近热稳定极限的同时又不至
-
MIPS的强大武器,Aptiv内核细节详解
MIPS公司自从去年被ImaginaTIon 等公司瓜分了以后,沉寂了很长一段时间,使这个当初与ARM同为RISC双雄的传统处理器设计厂商与ARM的距离越走越远,但在经过收购和整顿以后,MIPS卷土重
-
CCIX协议对于一些高性能应用详解
用于加速的缓存一致互联协议(CCIX)是指由一家新的行业标准机构 – CCIX联盟 -- 开发的一组规范。CCIX的驱动因素是需要比当前可用技术更快的互连,并且需要缓存一致性,以便在异构多处理器系统
-
基于Xilinx Spartan II系列FPGA器件实现IP核的设计
1 引 言随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需
-
基于现场可编程门阵列技术和EDA技术实现IP核的设计方案
1 引言随着电路规模不断扩大,以及竞争带来的上市时间的压力,越来越多的电路设计者开始利用设计良好的、经反复验证的电路功能模块来加快设计进程。这些电路功能模块被称为IP(Intellectual Pro
-
莱迪思和Flexibilis推出FPGA以太网交换IP核
莱迪思半导体公司和FLEXIBILIS Oy日前宣布了即可获取Flexibilis以太网交换(FES)IP核。三速(10Mbps100Mbps1Gbps)FES IP核工作在以太网第2层,每个端口
-
基于FPGA IP核的线性调频信号脉冲压缩
近年来,随着现场可编程门阵列(FPGA)在雷达信号处理中的广泛应用以及FPGA芯片技术的发展,为大家提供了一种较好解决数字脉压的途径。其中,利用IP核设计FPGA数字系统成为一种趋势,这些知识产权核可
-
为满足智能电视应用 MIPS祭六核心处理器IP
多萤串流趋势兴起将带动智慧电视SoC全面升级。Android 4.0、Windows 8作业系统力拱手机、平板及电视多萤(MulTI-screen)影音串流应用,导致智慧电视(Smart TV)SoC
-
基于Altera ASI IP核的ASI发送卡实现
1.ASI 接口的应用意义随着数字电视技术的迅速发展,在电视节目的制作设计方面己经有很大一部分实现了数 字处理。在节目的传输方面,我们从卫星上己可以接收到多套数字压缩编码的节目。这种传 输方式,不但保
-
基于FPGA的RS232异步串行口IP核设计
1 引言数据采集系统常需要进行异步串行数据传输。目前广泛使用的RS232异步串行接口,如8250、 NS16450等专用集成器件,虽然使用简单,却占用电路板面积、布线复杂等缺点。片上系统SoC(Sys
-
基于处理器实现USB 0TG控制器芯片的IP核应用设计
引言继USB协议公布后,USB凭借其占用系统资源少、廉价、通用、可热插拔等优点,成为通用的串行接口总线。当前,绝大部分计算机外围设备(如打印机、MP3、移动硬盘等)均采用USB接口。但随着 USB接口
-
基于Avalon总线SHT11温湿度传感器自定义IP核的开发流程
SOPC(System On a Programmable Chip,可编程芯片系统)就是在一个可编程芯片上实现一个电子系统的技术。SOPC是可编程逻辑器件技术和SoC(System on Chip)
-
基于赛灵思Virtex 6的PCI Express高速采集卡设计
PCIExpress总线利用串行的连接特点能轻松的将数据整体传输速度提到一个更高的频率,达到远远超出以往PC总线的传输速度,同时保证了数据的完整性。PCIExpress连接采用点对点差分传输,可以被配
-
基于IP核的PCI总线接口设计与实现
嵌入式Internet是随着嵌入式系统的广泛应用和计算机网络技术的发展而产生的一种新概念和技术,嵌入式系统以应用为中心,以计算机技术为基础,且软硬件可裁剪,现已赢得了巨大的市场。随着Internet的
-
基于FPGA和IP Core的定制缓冲管理的实现
随着通信协议的发展及多样化,协议处理部分PE在硬件转发实现方面,普遍采用现有的商用芯片NP(Network Processor,网络处理器)来完成,流量管理部分需要根据系统的需要进行定制或采用商用芯片