
半导体材料的特性:
半导体材料是室温下导电性介于导电材料和绝缘材料之间的一类功能材料。靠电子和空穴两种载流子实现导电,室温时电阻率一般在10-5~107欧·米之间。通常电阻率随温度升高而增大;若掺入活性杂质或用光、射线辐照,可使其电阻率有几个数量级的变化。
此外,半导体材料的导电性对外界条件(如热、光、电、磁等因素)的变化非常敏感,据此可以制造各种敏感元件,用于信息转换。
半导体材料的特性参数有禁带宽度、电阻率、载流子迁移率、非平衡载流子寿命和位错密度。禁带宽度由半导体的电子态、原子组态决定,反映组成这种材料的原子中价电子从束缚状态激发到自由状态所需的能量。电阻率、载流子迁移率反映材料的导电能力。
非平衡载流子寿命反映半导体材料在外界作用(如光或电场)下内部载流子由非平衡状态向平衡状态过渡的弛豫特性。位错是晶体中最常见的一类缺陷。位错密度用来衡量半导体单晶材料晶格完整性的程度,对于非晶态半导体材料,则没有这一参数。
半导体材料的特性参数不仅能反映半导体材料与其他非半导体材料之间的差别,更重要的是能反映各种半导体材料之间甚至同一种材料在不同情况下,其特性的量值差别。
扩展资料:
材料工艺
半导体材料特性参数的大小与存在于材料中的杂质原子和晶体缺陷有很大关系。例如电阻率因杂质原子的类型和数量的不同而可能作大范围的变化,而载流子迁移率和非平衡载流子寿命
一般随杂质原子和晶体缺陷的增加而减小。另一方面,半导体材料的各种半导体性质又离不开各种杂质原子的作用。而对于晶体缺陷,除了在一般情况下要尽可能减少和消除外,有的情况下也希望控制在一定的水平,甚至当已经存在缺陷时可以经过适当的处理而加以利用。
为了要达到对半导体材料的杂质原子和晶体缺陷这种既要限制又要利用的目的,需要发展一套制备合乎要求的半导体材料的方法,即所谓半导体材料工艺。这些工艺大致可概括为提纯、单晶制备和杂质与缺陷控制。
半导体材料的提纯“主要是除去材料中的杂质。提纯方法可分化学法和物理法。化学提纯是把材料制成某种中间化合物以便系统地除去某些杂质,最后再把材料(元素)从某种容易分解的化合物中分离出来。物理提纯常用的是区域熔炼技术,即将半导体材料铸成锭条,从锭条的一端开始形成一定长度的熔化区域。
利用杂质在凝固过程中的分凝现象,当此熔区从一端至另一端重复移动多次后,杂质富集于锭条的两端。去掉两端的材料,剩下的即为具有较高纯度的材料(见区熔法晶体生长)。此外还有真空蒸发、真空蒸馏等物理方法。锗、硅是能够得到的纯度最高的半导体材料,其主要杂质原子所占比例可以小于百亿分之一。
参考资料:百度百科—半导体材料
杂质半导体: 通过扩散工艺,在本征半导体中掺入少量合适的杂质元素,可得到杂质半导体。 P型半导体的导电特性:掺入的杂质越多,多子(空穴)的浓度就越高,导电性能也就越强。结论:多子的浓度决定于杂质浓度。少子的浓度决定于温度。 PN结的形成:将P型半导体与N型半导体制作在同一块硅片上,在它们的交界面就形成PN结。PN结的特点:具有单向导电性。半导体杂质 半导体中的杂质对电阻率的影响非常大。半导体中掺入微量杂质时,杂质原子附近的周期势场受到干扰并形成附加的束缚状态,在禁带中产加的杂质能级。例如四价元素锗或硅晶体中掺入五价元素磷、砷、锑等杂质原子时,杂质原子作为晶格的一分子,其五个价电子中有四个与周围的锗(或硅)原子形成共价结合,多余的一个电子被束缚于杂质原子附近,产生类氢能级。杂质能级位于禁带上方靠近导带底附近。杂质能级上的电子很易激发到导带成为电子载流子。这种能提供电子载流子的杂质称为施主,相应能级称为施主能级。施主能级上的电子跃迁到导带所需能量比从价带激发到导带所需能量小得多(图2)。在锗或硅晶体中掺入微量三价元素硼、铝、镓等杂质原子时,杂质原子与周围四个锗(或硅)原子形成共价结合时尚缺少一个电子,因而存在一个空位,与此空位相应的能量状态就是杂质能级,通常位于禁带下方靠近价带处。价带中的电子很易激发到杂质能级上填补这个空位,使杂质原子成为负离子。价带中由于缺少一个电子而形成一个空穴载流子(图3)。这种能提供空穴的杂质称为受主杂质。存在受主杂质时,在价带中形成一个空穴载流子所需能量比本征半导体情形要小得多。半导体掺杂后其电阻率大大下降。加热或光照产生的热激发或光激发都会使自由载流子数增加而导致电阻率减小,半导体热敏电阻和光敏电阻就是根据此原理制成的。对掺入施主杂质的半导体,导电载流子主要是导带中的电子,属电子型导电,称N型半导体。掺入受主杂质的半导体属空穴型导电,称P型半导体。半导体在任何温度下都能产生电子-空穴对,故N型半导体中可存在少量导电空穴,P型半导体中可存在少量导电电子,它们均称为少数载流子。在半导体器件的各种效应中,少数载流子常扮演重要角色。 半导体掺杂半导体之所以能广泛应用在今日的数位世界中,凭借的就是其能借由在其晶格中植入杂质改变其电性,这个过程称之为掺杂(doping)。掺杂进入本质半导体(intrinsic semiconductor)的杂质浓度与极性皆会对半导体的导电特性产生很大的影响。而掺杂过的半导体则称为外质半导体(extrinsic semiconductor)。半导体掺杂物哪种材料适合作为某种半导体材料的掺杂物(dopant)需视两者的原子特性而定。一般而言,掺杂物依照其带给被掺杂材料的电荷正负被区分为施体(donor)与受体(acceptor)。施体原子带来的价电子(valence electrons)大多会与被掺杂的材料原子产生共价键,进而被束缚。而没有和被掺杂材料原子产生共价键的电子则会被施体原子微弱地束缚住,这个电子又称为施体电子。和本质半导体的价电子比起来,施体电子跃迁至传导带所需的能量较低,比较容易在半导体材料的晶格中移动,产生电流。虽然施体电子获得能量会跃迁至传导带,但并不会和本质半导体一样留下一个电洞,施体原子在失去了电子后只会固定在半导体材料的晶格中。因此这种因为掺杂而获得多余电子提供传导的半导体称为n型半导体(n-type semiconductor),n代表带负电荷的电子。和施体相对的,受体原子进入半导体晶格后,因为其价电子数目比半导体原子的价电子数量少,等效上会带来一个的空位,这个多出的空位即可视为电洞。受体掺杂后的半导体称为p型半导体(p-type semiconductor),p代表带正电荷的电洞。以一个硅的本质半导体来说明掺杂的影响。硅有四个价电子,常用于硅的掺杂物有三价与五价的元素。当只有三个价电子的三价元素如硼(boron)掺杂至硅半导体中时,硼扮演的即是受体的角色,掺杂了硼的硅半导体就是p型半导体。反过来说,如果五价元素如磷(phosphorus)掺杂至硅半导体时,磷扮演施体的角色,掺杂磷的硅半导体成为n型半导体。一个半导体材料有可能先后掺杂施体与受体,而如何决定此外质半导体为n型或p型必须视掺杂后的半导体中,受体带来的电洞浓度较高或是施体带来的电子浓度较高,亦即何者为此外质半导体的“多数载子”(majority carrier)。和多数载子相对的是少数载子(minority carrier)。对于半导体元件的 *** 作原理分析而言,少数载子在半导体中的行为有着非常重要的地位。半导体的掺杂是为了提高半导体器件的电学性能,半导体的很多电学特性都与掺杂的杂质浓度有关。
纯正的半导体是靠本征激发来产生载流子导电的,但是仅仅依靠本证激发的话产生的载流子数量很少,而且容易受到外间因素如温度等的影响。掺入相应的三价或是五价元素则可以在本征激发外产生其他的载流子。
半导体的常用掺杂技术主要有两种,即高温(热)扩散和离子注入。掺入的杂质主要有两类:第一类是提供载流子的受主杂质或施主杂质(如Si中的B、P、As);第二类是产生复合中心的重金属杂质(如Si中的Au)。
扩展资料:
掺杂之后的半导体能带会有所改变。依照掺杂物的不同,本征半导体的能隙之间会出现不同的能阶。施体原子会在靠近导带的地方产生一个新的能阶,而受体原子则是在靠近价带的地方产生新的能阶。假设掺杂硼原子进入硅,则因为硼的能阶到硅的价带之间仅有0.045电子伏特,远小于硅本身的能隙1.12电子伏特,所以在室温下就可以使掺杂到硅里的硼原子完全解离化。
掺杂物对于能带结构的另一个重大影响是改变了费米能阶的位置。在热平衡的状态下费米能阶依然会保持定值,这个特性会引出很多其他有用的电特性。举例来说,一个p-n结的能带会弯折,起因是原本p型半导体和n型半导体的费米能阶位置各不相同,但是形成p-n结后其费米能阶必须保持在同样的高度,造成无论是p型或是n型半导体的导带或价带都会被弯曲以配合界面处的能带差异。
参考资料来源:百度百科——半导体掺杂技术
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)