半导体八大工艺哪个好

半导体八大工艺哪个好,第1张

半导体工艺技术有很多,每种工艺都有其特定的优势和劣势,没有一种工艺能够满足所有的应用需求,因此,选择哪种工艺是根据应用的具体要求而定的。

常见的半导体工艺有:晶圆切割、晶圆研磨、光刻、掩膜、熔融清洗、热处理、化学镀、接极等。

其中,晶圆切割、光刻、掩膜、熔融清洗、热处理、化学镀、接极等是半导体八大工艺,这八种工艺是半导体制造过程中最重要的工艺,也是最常用的工艺。

每种工艺都有其优势和劣势,没有一种工艺能够满足所有的应用需求,因此,选择哪种工艺是根据应用的具体要求而定的,没有哪一种工艺是最好的。

7nm不是工艺极限,而是物理极限。要做个小于7nm的器件并不难,大不了用ebeam lith。但是Si晶体管小于7nm,隔不了几层原子,遂穿导致漏电问题就无法忽略,做出来也没法用。

芯片上集成了太多太多的晶体管,晶体管的栅极控制着电流能不能从源极流向漏极,晶体管的源极和漏极之间基于硅元素连接。随着晶体管的尺寸逐步缩小,源极和漏极之间的沟道也会随之缩短,当沟道缩短到一定程度时,量子隧穿效应就会变得更加容易。

晶体管便失去了开关的作用,逻辑电路也就不复存在了。2016年的时候,有媒体在网络上发布一篇文章称,“厂商在采用现有硅材料芯片的情况下,晶体管的栅长一旦低于7nm、晶体管中的电子就很容易产生量子隧穿效应,这会给芯片制造商带来巨大的挑战”。所以,7nm工艺很可能,而非一定是硅芯片工艺的物理极限。

现在半导体工业上肯定是优先修改结构,但是理论上60mV/decade这个极限是目前半导体无法越过的。真正的下一代半导体肯定和现在的半导体有着完全不同的工作原理,无论是TFET还是MIFET或者是别的什么原理,肯定会取代目前的半导体原理。

扩展资料

难点以及所存在的问题

半导体制冷技术的难点半导体制冷的过程中会涉及到很多的参数,任何一个参数对冷却效果都会产生影响。实验室研究中,由于难以满足规定的噪声,就需要对实验室环境进行研究。半导体制冷技术是基于粒子效应的制冷技术,具有可逆性。所以,在制冷技术的应用过程中,冷热端就会产生很大的温差,对制冷效果必然会产生。

其一,半导体材料的优质系数不能够根据需要得到进一 步的提升,这就必然会对半导体制冷技术的应用造成影响。

其二,对冷端散热系统和热端散热系统进行优化设计,依然处于理论阶段,没有在应用中更好地发挥作用,这就导致半导体制冷技术不能够根据应用需要予以提升。

其三,半导体制冷技术对于其他领域以及相关领域的应用存在局限性,所以,半导体制冷技术使用很少,对于半导体制冷技术的研究没有从应用的角度出发,就难以在技术上扩展。

其四,市场经济环境中,科学技术的发展,半导体制冷技术要获得发展,需要考虑多方面的问题。重视半导体制冷技术的应用,还要考虑各种影响因素,使得该技术更好地发挥作用。

背景

目前,以硅为代表的传统半导体材料正在面临严峻挑战。通过原理创新、结构改善、工艺进步,科研人员很难再大幅度提升硅基半导体器件的总体性能。“后摩尔时代”已经悄然到来。作为有望取代硅基半导体材料的新一代半导材料,近年来二维半导体的研究进展迅猛。

石墨烯凭借机械强度高、导电导热性好、轻薄、柔性、透明等优势,一度被誉为“新材料之王”,也让二维材料成为了备受瞩目的热点。遗憾的是,石墨烯中独特的碳原子排列,虽然有利于电子轻松地高速流动,但也使之不适合作为半导体。石墨烯没有带隙,无法选择”打开“或者”关闭“电流,而这种二进制开关机制正是现代电子器件的基础。

不过除了石墨烯之外,越来越多的二维材料被人类发现并研究,其中也不乏可以作为半导体的二维材料,例如过渡金属硫族化合物、黑磷等。科学家们已经通过这些二维材料创造出诸多半导体器件,例如:

然而,在二硫化钼(MoS2)为代表的二维半导体器件的制造工艺中,采用电子束光刻技术,将金属电极纳米刻画到这种原子级二维材料的层上,目前会产生一些问题,导致“非欧姆接触”与“肖特基势垒”。

创新

近日,美国纽约大学工学院化学与生物分子工程系教授 Elisa Riedo 领导的团队,报告了原子级薄度处理器制造工艺中的一项重要突破。这一发现不仅将对纳米芯片制造工艺产生深远影响,而且也将鼓舞全世界各个实验室中 探索 将二维材料应用于更小更快的半导体的科学家们。

团队将他们的科研成果发表在最近一期的《自然电子学(Nature Electronics)》期刊上。

技术

他们演示的这种刻蚀技术,采用了加热至100摄氏度以上的探针,超越了在二硫化钼等二维半导体上制造金属电极的普遍方法。科学家们相信,这种过渡金属属于有望替代硅应用于原子级微型芯片的材料。团队开发的新制造方法,称为“热扫描探针刻蚀技术(t-SPL)”,相比于目前的电子束光刻技术(EBL)具有一系列优势。

价值

首先,热刻蚀技术显著提升了二维晶体管的质量,抵消了肖特基势垒。肖特基势垒阻碍了二维衬底与金属交界处的电子流动。其次,不同于EBL,热刻蚀技术使芯片制造者可轻松获取二维半导体图像,然后在期望的位置刻画电极。再次, t-SPL 制造系统有望显著减少初始投入以及运营成本:它们通过在一般环境条件下的运作大幅降低功耗,无需生成高能电子以及超高真空。最后,这种热加工方法很容易通过采用“并行”的热探针来扩展,从而应用于工业生产。

Riedo 表示,她希望 t-SPL 将许多加工过程带出稀缺的净室,带入个人实验室。在净室中,研究人员们必须为这些昂贵的设备争取时间;而在个人实验室中,他们将迅速地推进材料科研与芯片设计。3D打印机这个先例,就是一个很好的类比。有朝一日,这些低于10纳米分辨率的 t-SPL 工具,在普通环境条件下,依靠标准的120伏电源运行,将遍及像她的实验室一样的各个研究实验室。

参考资料

【1】https://engineering.nyu.edu/news/breakthrough-reported-fabricating-nanochips

【2】https://www.nature.com/articles/ncomms8702

【3】Xiaorui Zheng, Annalisa Calò, Edoardo Albisetti, Xiangyu Liu, Abdullah Sanad M. Alharbi, Ghidewon Arefe, Xiaochi Liu, Martin Spieser, Won Jong Yoo, Takashi Taniguchi, Kenji Watanabe, Carmela Aruta, Alberto Ciarrocchi, Andras Kis, Brian S. Lee, Michal Lipson, James Hone, Davood Shahrjerdi, Elisa Riedo. Patterning metal contacts on monolayer MoS2 with vanishing Schottky barriers using thermal nanolithography . Nature Electronics, 20192 (1): 17 DOI: 10.1038/s41928-018-0191-0


欢迎分享,转载请注明来源:内存溢出

原文地址:https://54852.com/dianzi/9096424.html

(0)
打赏 微信扫一扫微信扫一扫 支付宝扫一扫支付宝扫一扫
上一篇 2023-04-24
下一篇2023-04-24

发表评论

登录后才能评论

评论列表(0条)

    保存