
据有关消息传出,台积电将会针对公司的年度计划对机台的一些设备进行更改。并且在接下来会严格的遵循计划实施,但是这并不影响这些设备的日常运营。只不过是将这些设备进行了升级维护。
美国对外投资者认为,这是因为现在许多手机节节高,芯片运转的产品用户需求有所减弱。所以这大大影响到了关于台积电纳米技术的有关运行,在明年关于七纳米的产品的用户使用率将会下至到90%。并且他们也表示台积电关闭4台EUV,是因为明年他们将会把生产的速率放低,这也代表了明年高雄市的一些厂家的生产率将比今年有所减缓。其实就在2001年这一年中台积电就光电量已经消耗到170亿度,这也给电厂带来了将近500多亿美元的收入。而对于EUV进口单价以及其他的人力成本计算来说,定价这一部分属于最廉价的了,4台EUV所生产的电费也只是一些小的金额。
场内的技术人员向记者透露,他们之所以关闭四台EUV并不是因为电费的原因,而是想将产品进行升级换代,而升级后的EUV将比之前的老产品产生的能量提高到原来的18%左右。
有专业人士表示,像EUV这种光刻机是属于高密度的机台,而且它们都是半导体设备,无论市场的前景多么的不好,还是因为客户大量的减少,他们都不会对此作出关机的措施。因为对于它们来说关机了就等于是停电,如果要是再度开机的话,就要重新调整数据。而这一 *** 作有可能会无法达到之前的最佳状态,台积电这种毫无计划的关机所带来的损失要超过可能会因此节省的成本。对于关闭EUV来说应该要有一个具体的计划,这样才能不影响它的正常 *** 作。也不会影响到EUV的升级。
日前,三星半导体博客刊发了一篇TECHnalysis Research公司总裁兼首席分析师Bob O'Donnell的文章,他提出了他对于过渡到全新Gate-All-Around晶体管结构的看法。通过重新思考和重新构建基本的晶体管设计,Bob认为技术行业可以期待几代工艺技术的改进,同时减少半导体尺寸和功率要求,以及提高半导体性能。
任何关注半导体行业的人都知道芯片性能提升的速度开始放缓。与此同时,工艺公司已经讨论了他们减少制造芯片尺寸时面临的一些挑战。虽然通常与摩尔定律的继续发展有关,但更多是伴随着半导体工艺节点尺寸的减小,影响性能的因素会持续增加。
就在几个月前,三星半导体的代工业务宣布了晶体管设计方面的一项重大新进展,称为Gate-All-Around(GAA),它有望在未来几年保持晶体管级半导体的发展。从根本上说,GAA提供了对基本晶体管设计的重新思考和重新架构,其中晶体管内部的硅通道完全被栅极材料包围,而不是像三极一样被栅极材料覆盖,就像FinFET设计一样,这种设计可以增加晶体管密度,同时增加沟道的缩放潜力。
整个 科技 行业都在期待着半导体工艺的改进,这些进步将继续降低半导体尺寸和功率,并提高半导体性能。GAA与极紫外光(EUV)光刻技术一起被认为是半导体制造领域下一个主要技术进步,这为芯片行业提供了从7nm到5nm到3nm工艺节点的清晰路径。
从技术上讲,由于GAA FET技术降低了电压,这也为半导体代工业务提供了一种超越FinFET设计的方法。随着晶体管不断缩小,电压调节已被证明是最难克服的挑战之一,但GAA采用的新设计方法减少了这个问题。 GAA晶体管的一个关键优势是能够降低电压缩放造成的功耗,同时还能提高性能。这些改进的具体时间表可能不会像行业过去那么快,但至少关于它们是否会到来的不确定性现在可能会逐渐改观。对于芯片和器件制造商而言,这些技术进步为半导体制造业的未来提供了更清晰的视角,并且应该让他们有信心推进积极的长期产品计划。
GAA的时机也是 科技 行业的偶然因素。直到最近,半导体行业的大多数进步都集中在单个芯片或单片SOC(片上系统)设计上,这些设计都基于单个工艺节点尺寸构建的硅芯片。当然,GAA将为这些类型的半导体提供重要的好处。此外,随着新的“小芯片”SOC设计的势头增加,这些设计结合了几个可以在不同工艺节点上构建的较小芯片组件,很容易被误解为晶体管级增强不会带来太多的价值。实际上,有些人可能会争辩说,随着单片SOC被分解成更小的部分,对较小的制造工艺节点的需求就会减少。然而,事实是更复杂,更细微。为了使基于芯片组的设计真正成功,业界需要改进某些芯片组件的工艺技术,并改进封装和互连,以将这些元件和所有其他芯片组件连接在一起。
重要的是要记住,最先进的小芯片组件正变得越来越复杂。这些新设计要求3mm GAA制造所能提供的晶体管密度。例如,特定的AI加速,以及日益复杂的CPU,GPU,FPGA架构需要他们能够集中处理的所有处理能力。因此,虽然我们会继续看到某些半导体元件停止在工艺节点的路线图中,并以更大的工艺尺寸稳定下来,但对关键部件的持续工艺缩减的需求仍然有增无减。
科技 行业对半导体性能改进的依赖已经变得如此重要,以至于工艺技术的潜在放缓引起了相当多的关注,甚至对可能对整个 科技 世界产生的影响产生负面影响。虽然GAA所带来的进步甚至没有使该行业完全解决了挑战,但它们足以提供行业所需的发展空间以保持其继续前进。
据businesskorea报道,代工咨询公司IBS 5月15日宣布,三星电子在 GAA技术方面领先台积电(TSMC)一年,领先英特尔(Intel)两到三年。GAA技术是下一代非存储半导体制造技术,被视为代工行业的突破者。
三星已被评估在FinFET工艺方面领先于全球最大的代工企业台积电。FinFET工艺目前是主流的非存储半导体制造工艺。
这意味着三星在当前和下一代代工技术上都领先于竞争对手。
三星于当地时间5月14日在美国Santa Clara举行的2019年三星代工论坛上宣布,将于明年完成GAA工艺开发,并于2021年开始批量生产。
拥有超过100,000个组件,这样的EUV光刻系统是有史以来最复杂的机器之一。它由连续生产的最强大的激光系统泵送。总重量为180吨,耗电量超过1兆瓦,单台EUV光刻机的售价高达1.2亿美元。
在EUV光刻技术之前,DUV大行其道。然而随着工艺技术的发展,大型晶圆代工厂已经迫不及待地要调到更先进制程。基于包括Trumpf(德国Ditzingen),Zeiss(德国Oberkochen)和ASML(荷兰Veldhoven )等高 科技 公司之间的独特联盟,EUV光科主要技术问题才得以解决。
为何选择EUV?
极紫外(有时也称为XUV)表示波长在124和10nm之间的软X射线或10eV和124eV之间的光子能量。
到目前为止,芯片制造商已经使用紫外(激光)光将复杂的图案投射到涂有光致抗蚀剂的硅晶片上。在类似于旧纸张照片的开发的过程中,这些图案被开发并成为一层内的导电或隔离结构。重复该过程,直到形成诸如微处理器的集成电路的复杂系统完成。
这种光刻系统的发展受经济驱动:需要更多的计算能力和存储容量,同时必须降低成本和功耗。这种发展可以用一个简单的规则来描述,这个规则被称为摩尔定律,它说密集集成电路中的晶体管数量大约每两年增加一倍。
一个主要的限制来自光学定律。德国物理学家恩斯特·阿贝发现显微镜d的分辨率(大致)限于照明中使用的光的波长λ:
d = λ/(n sin(α))(1)
其中n是透镜和物体之间介质的折射率,α是物镜光锥的半角。对于光刻,用数值孔径(NA)代替n sin(α)并在公式中加入因子k(因为光刻分辨率可以用照明技巧强烈调整),最小可行结构或临界尺寸(CD)是:
CD = kλ / NA(2)
该公式控制着所有光刻成像过程,这使得波长成为如此重要的参数变得明显。因此,工程师们一直在寻找波长越来越短的光源,以生产出更小的特征。从紫外汞蒸汽灯开始,他们转向波长为193纳米的准分子激光器。英特尔在2003年5月宣布,它将下一步采用157纳米准分子激光器,而不是采用波长为13.5纳米的EUV,因此光刻行业获得了惊喜。光学材料的问题被视为主要障碍,EUV似乎只是一些发展步骤。
当时据报道,英特尔研究员兼公司光刻资本设备运营总监彼得西尔弗曼提出了一个问题路线图显示2009年将为32纳米节点部署EUV。事实证明这是过于乐观了,人们不得不想方设法利用193纳米光源通过沉浸式光刻和复杂的照明技巧等技术来实现更小的特征。
用于工业的EUV光源
EUV光刻必须解决许多问题。首先,需要强大的光源。在21世纪初期,基于放电等离子体的光源(如 Xtreme Technologies公司吹捧)似乎最有利,但不久之后激光产生的等离子体源显示它们最适合放大。
最后,总部位于圣地亚哥的Cymer公司凭借使用CO 2激光器从30微米锡滴产生EUV辐射的系统赢得了比赛。虽然他们在2007年推出了一个相当不稳定的30 W光源,但在2014年他们首次展示了如何达到250 W,这个数字被认为是大批量生产的突破。提高EUV转换过程的效率是一项很好的应用研究,毕竟使EUV光刻成为可行。为了加快进度(并确保其唯一供应商),ASML于2012年收购了Cymer。
为商业可行性提供足够的EUV辐射的最终解决方案,是给人留下深刻印象的机器。该机器基于串联生产中最强大的激光器:40 kW CO 2激光器。整个系统需要1兆瓦的电源。由于只有200 W功率的微小部分用于处理晶圆,因此冷却是一个主要问题。
该技术的唯一供应商是德国Ditzingen的TRUMPF。TRUMPF老板兼首席技术官Peter Leibinger非常清楚他的公司的角色:“如果我们失败,摩尔定律将停止。当然,世界并不依赖于TRUMPF,但如果没有TRUMPF,芯片行业就可能无法继续延续摩尔定律,“他在2017年接受采访时表示。
典型CO 2TRUMPF的激光器可以提供几千瓦的连续波(CW)辐射。这适合切割钢材。对于EUV,TRUMPF开发了一种激光器,可以50 kHz的重复频率产生40 kW的脉冲辐射。具有两个播种机和四个放大级的激光器非常大,必须放置在EUV机器下方的单独地板上。
为了跟上市场需求,TRUMPF在一个全新的工厂投入了大量资金,为这些激光器提供了10个生产区。通过10周时间将它们组合在一起,该公司现在每年可以容纳50个系统。目前已经有44个系统在实地,预计2019年还将有30个系统出货。
该机器具有玻璃心脏
虽然泵浦激光器是一种真正独特的机器,但EUV光刻系统中的光学器件同样具有挑战性。首先,必须用巨大的镜子收集来自微小锡滴的等离子体辐射。EUV收集器的直径为650 mm,收集立体角为5 sr。13.5nm处的平均反射率高于40%。
根据SEMICON West会议报告,反射率随时间线性下降:“他们目前的客户安装了NXE:3400B系统,Yen报告的每千兆脉冲降解率约为0.15%。ASML希望在相同功率(250 W)下将其降至低于0.1%/ GP。“换句话说,功率在90天内下降约50%。交换收集器大约需要一天时间,ASML打算用下一代NXE:3400将其减少到不到8小时。报告称,最终目标是95%的可用性,这是目前所有DUV机器的用武之地。
一旦珍贵的EUV光离开收集器,它就会被一组超精密镜子进一步形成和投射。最终表面的粗糙度为0.1nm以下更好,相当于氢原子的直径。光学系统由另一位德国冠军卡尔蔡司半导体制造技术公司(Zeiss SMT)制造,该公司是合作伙伴中第三家建立这些独特高 科技 机器的公司。
注 - NXE:3400系统的分辨率约为13 nm这指的是公式(2)和实际的栅极间距。这与芯片制造商经常讨论的“节点”非常不同。最初,节点指的是晶体管的栅极长度。显然,这可以根据工艺和制造商的不同而不同。然而,今天,节点仅涉及由芯片制造商开发的某个过程,并且不直接对应于光学器件的分辨率。例如,芯片制造商使用类似的EUV机器参考其专有工艺,推出7纳米或3纳米节点。
EUV光刻技术的三驾马车
虽然EUV光 科技 术整体涉及1000多家供应商,但核心技术由Trumpf,Zeiss和ASML制造。他们在EUV项目中开发了非常规的合作形式。来自Trumpf的Peter Leibinger将其称为“几乎合并的公司”,其开放式政策和广泛的人员和技术交流。
Zeiss SMT与ASML有着悠久的 历史 ,因为该公司于1983年为飞利浦生产了第一台光刻光学器件这项业务于1984年分拆出来并命名为ASML。
在EUV之前,Zeiss和ASML共同征服了光刻系统市场。2010年,他们已经拥有光刻系统约75%的市场份额。到目前为止,他们是工业级EUV系统的唯一供应商。为了促进这种关系,ASML在2016年11月以大约10亿欧元的价格购买了Zeiss SMT 24.9%的股份。此外,ASML承诺支持Zeiss SMT六年的研发工作,投资2.2亿欧元,加上一些5.4亿欧元的投资支持。
由于Zeiss SMT在EUV上大量投资,所以这笔钱非常需要。该公司在德国Oberkochen附近建立了制造和计量大厅目前,它正在完成下一代具有更高NA的EUV光学器件的准备工作。另外7亿欧元的投资。这包括用于光学系统计量的卡车大小的高真空室。在这些腔室中测试的镜面最大公差为0.5 nm,因此它们采用了业内有史以来最精确的对准和计量技术。
180吨工具的最终组装
Zeiss SMT拥有一个巨大的高 科技 设施,但其规模最大的是阿斯姆公司的Veldhoven工厂的制造大厅。2018年,Zeiss SM的员工增长了21%,目前拥有超过800名博士和超过7500名工程师,总人数为23,000人。
在制造大厅中,EUV步进机器已经完成。目前的顶级车型NXE:3400B重180吨,需要20辆卡车或3辆满载的波音747发货。价格是1.2亿美元。它可以每小时处理125片晶圆,分辨率低至13纳米。
在2019年下半年,宣布升级的NXE:3400C的装运。它将采用更高透射率的光学元件,模块化容器,可显着提高维修保养方便性,以及更快的光罩和晶圆处理器,以支持更高的生产率。这些器件每小时可实现170个晶圆吞吐量。
EUV之后是什么?
到目前为止,EUV光学系统已达到0.33的NA。下一代(ASML宣布该机器为NXE Next)的NA为0.55,分辨率小于8 nm。它包含更大的光学元件,而这也是Zeiss SMT公司的努力方向,并且该公司今年已经开始生产。
作为这些共同努力的结果,显然该技术被驱动到其物理极限,从而实现迄今为止无法想象的规范。例如,光刻系统内的晶片被保持在特殊的玻璃板(所谓的晶片夹具)上。它们以高达3g的加速度移动,将晶圆保持在精确到一纳米的位置。同时,晶片由EUV光照射,热负荷为30kW / m 2,而不会失去其精确位置。
尽管仍在讨论许多技术问题,但市场似乎非常有信心EUV光刻技术将在可预见的未来为半导体产业带来实质性利益。
但在高NA EUV之后会发生什么?到目前为止,似乎还没有认真的答案。一方面,一些研究小组正在准备更短的波长。德国弗劳恩霍夫协会的两个机构于2016年完成了一项关于“超越EUV”的研究项目。他们研究反射涂层(IOF)和等离子体源(ILT)的6.7 nm波长。瑞士集团在2015年总结了光刻胶研究。诸如冲压或电子束光刻的纳米图案的替代方法正在发展。2017年的“模式路线图”试图讨论其进一步发展。
目前,ASML及其盟友在他们的高 科技 大制造厅中建造并展示了,这个时代最大和最先进的技术系统。但是,如果从远处看这一发展,似乎光刻技术的复杂性已达到其可行的最大值。未来EUV光刻技术要得到进一步的实质性进展,将需要完全不同的方法来满足增加的数据存储和处理要求。
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)