
一般用上拉电阻来上拉增加电流。
1.TTL电路驱动CMOS电路时,如果电路的输出高电平低于CMOS电路的最低高电平(一般为3.5V),那么就需要在TTL的输出端连接一个上拉电阻来提高输出高电平。
2.OC门电路必须使用上拉电阻来提高输出的高电平值。
3.为了增强输出引脚的驱动能力,一些单片机的引脚上经常使用上拉电阻。
4.在CMOS芯片上,为了防止静电损坏,不用的管脚不能挂空。通常,连接上拉电阻是为了降低输入阻抗并提供负载释放路径。
5.芯片的引脚增加了拉脱电阻,提高了输出电平,从而提高了芯片输入信号的噪声容限,增强了抗干扰能力。
6.提高总线的抗电磁干扰能力,引脚悬空空更容易接受外界电磁干扰。
7.长线传输中电阻不匹配容易造成反射波干扰。加上下拉电阻是电阻匹配,有效抑制反射波干扰。
欢迎分享,转载请注明来源:内存溢出
微信扫一扫
支付宝扫一扫
评论列表(0条)